























# Interrupções Mecanismo pelo qual outros módulos (ex. I/O) podem interromper sequência normal de processamento programa ex. overflow, divisão por zero Temporizador (timer) Generado pelo temporizador interno do processador Usada na multi-tarefa preemptiva I/O Vinda da controladora de I/O Falha de Hardware ex. Egro de paridade de meméria











































# Tipos de barramento Dedicado Separa linhas de dados & endereços Multiplexados Linhas compartilhadas Linha de endereço válido ou linha de controle de dados válidos Vantagem - menos linhas Desvantagens Controle mais complexo















# Linhas de Barramento PCI Bus (obrigatórias) o Linhas de Sistema o Incluindo clock e reset o Endereço & Dados o 32 time mux lines para endereço e dados o Linhas de interrupção & válido o Interface Control o arbitração o Não compartilhada o Conexão direta para o árbitro do barramento PCI o<sub>3</sub> Linhas de erro













# O O O O O O Organização de Computadores Digitais

Capítulo 3 - Barramentos do Sistema

## 0 0 0 Conceito

- Sistemas em hardware são inflexíveis
- o Hardware de propósito geral pode realizar diferentes tarefas, desde de que se dê os sinais de controle corretos
- o Ao invés de novos fios, novos sinais de controle

# 000 O que é um programa?

- o Uma sequência de passos
- o Para cada passo, uma operação lógica ou aritmética é feita
- o Para cada operação, um conjunto diferente de sinais de controle é necessário

# O O O Função da Unidade de Controle

- o Para cada operação um único código é estabelecido
  - o ex. ADD, MOVE
- o Um segmento de hardware aceita o código e emite os sinais de controle

Eis um computador!

# 0 0 0 Componentes

- o A Unidade de Controle e a Unidade Aritmética e Lógica constituem Unidade Central de Processamento
- o Dados e instruções necessitam entrar no sistema e os resultados sair
  - Entrada/saída
- o Armazenamento temporário do código e dos resultados é necessário
  - Memória principal

# Componentes do Computador: Visão Alto Nível



# O O O Ciclo de Instrução

- o Dois passos:
  - o Busca
  - Execução



#### 0 0 0 Ciclo de Busca

- programa Counter (PC) guarda o endereço da próxima instrução a ser buscada
- Processador busca a instrução da localização de memória apontada pelo PC
- Incremento do PC
  - o A não ser que se diga o contrário
- o Instrução é carregada no Instruction Register
- o Processador interpreta a instrução e realiza as ações necessárias

# O O O Ciclo de Execução

- Processador-memória
  - o Transferência de dados entre CPU e memória principal
- Processador I/O
  - o Transferência de dados entre CPU e o módulo de I/O

# O O O Ciclo de Execução

- o Processamento de Dados
  - o Alguma operação aritmética ou lógica nos dados
- o Controle
  - Alteração da sequência de operações
  - o ex. jump
- o Combinação das etapas anteriores

## O O O Exemplo da Execução de programaa



# Ciclo de Instrução Diagrama de Estados



# o o o o Interrupções

- Mecanismo pelo qual outros módulos (ex. I/O) podem interromper sequência normal de processamento
- o programa
  - o ex. overflow, divisão por zero
- Temporizador (timer)
  - o Generado pelo temporizador interno do processador
  - Usada na multi-tarefa preemptiva
- o I/O
  - Vinda da controladora de I/O
- Falha de Hardware
  - o ex. Erro de paridade de memória

0 0 0

#### Fluxo de Controle do Programa



### O O O Ciclo de Interrupção

- o Adicionado ao ciclo de instrução
- Processador verifica se houve interrupção
  - o Indicada por um sinal de interrupção
- Se não há interrupção, busca a próxima instrução
- Se há interrupção pendente:
  - Suspende a execução atual do programa
  - Salva o contexto
  - Coloca o PC no endereço inicial da rotina de manipulação da interrupção
  - o Processa a interrupção
  - o Restaura o contexto e continua o programa interrompido

# Ciclo de instrução (com Interrupções) - Diagrama de Estados



### o o o Interrupções Múltiplas

- Desabilita interrupções
  - o processador ignorará outras interrupções enquanto isso processamento de uma interrupção
  - o interrupções permanecem pendentes e serão verificadas depois que a primeira interrupção seja processada
  - o interrupções são tratadas na sequência que ocorrem
- Define prioridades
  - Interrupções de baixa prioridade podem ser interrompidas por interrupções de mais alta prioridade
  - Quando a interrupção de alta prioridade foi processada, o processador returna à interrupção anterior

0 0 0

#### Interrupções Múltiplas -Sequencial



0 0 0

#### Interrupções Múltiplas - Aninhadas



# 0 0 0 Conexões

- o Todas as unidades devem estar conectadas
- o Diferentes tipos de conexão para diferentes tipos de unidades
  - Memória
  - Input/Output
  - o CPU

# O O O Conexão de Memória

- o Recebe e envia dados
- o Recebe endereços
- o Recebe sinais de controle
  - Read
  - Write
  - Timing

# 0 0 0 Conexão de Entrada/Saída (1)

- Similar a memória a partir do ponto de vista do computador
- Saída
  - Recebe dados do computador
  - Envia dados ao periférico
- o Entrada
  - Recebe dados do periférico
  - Envia dados ao computador

# 0 0 0 Conexão de Entrada/Saída(2)

- Recebe sinais de controle do computador
- o Envia sinais de controle para os periféricos
  - o ex. spin disk
- Recebe endereços do computador
  - o ex. Número da porta para identificar o periférico
- o Envia sinais de interrupção (controle)

# 0 0 0 Conexão CPU

- Lê instrução and dados
- Escreve dados (depois de processamento)
- o Envia sinais de controle para outras unidades
- o Recebe (& atua nas) interrupções

## 0 0 0 Barramentos

- o Existe grande número dos possíveis sistemas de interconexão
- o Estruturas de simples e múltiplas são as mais comuns
- o ex. Control/Address/Data bus (PC)
- o ex. Unibus (DEC-PDP)

# 000 O que é um barramento?

- o Um meio de comunicação conectando dois ou mais dispositivos
- Geralmente fazem broadcast
- o Geralmente agrupados
  - Vários canais em um barramento
  - o ex. Barramento de dados de 32 bit são 32 canais de um bit separados

## 0 0 0 Barramento de Dados

- Carrega dados
  - o Ainda não há diferença entre "dados" e "instrução" neste nível
- o Largura é chave determinante do desempenho
  - o 8, 16, 32, 64 bit

### 0 0 0 Barramento de Endereço

- Identifica a fonte ou destino dos dados
- o ex. CPU necessita ler uma instrução (dado) de uma dada localização na memória
- Largura do barramento determina a capacidade máxima do sistema
  - o ex. 8080 tém barramento de endereço de 16 bits, resultando em um espaço de endereçamento de 64k

### 0 0 0 Barramento de Controle

- o Informação de controle e temporização
  - o Sinal de leitura/escrita de memória
  - o Requisição de interrupção
  - Sinais de Clock

# o o o o Barramento



## O O O Como são?

- Qual a aparência dos barramentos?
  - o Linhas paralelas em placas de circuito
  - Cabos largos
  - Faixas conectoras nas placas-mãe
    - ex. PCI
  - Conjuntos de cabos

# o o o Problemas de Barramentos Únicos

- Vários dispositivos em um único barramento leva a:
  - Atraso de propagação
    - o Grandes caminhos significam que a coordenação do barramento pode afetar desfavoravelmente o desempenho
- A maioria dos sistemas usam barramentos múltiplos para solucionar os problemas

Tradicional (ISA)
(com cache) Local Bus Cache Processor Local I/O controller Main. Memory System Bus Network Expansion Serial bus interface SCSI Modem

Expansion Bus

#### 000 Barramento de alto desempenho



### 000 Tipos de barramento

- Dedicado
  - Separa linhas de dados & endereços
- Multiplexados
  - Linhas compartilhadas
  - Linha de endereço válido ou linha de controle de dados válidos
  - Vantagem menos linhas
  - Desvantagens
    - Controle mais complexo
    - Desempenho



## o o o o Arbitração de barramento

- Mais de um módulo controlando o barramento
- o ex. CPU e DMA
- Apenas um módulo pode controlar o barramento por vez
- o arbitração pode ser centralizada ou distribuída

## 0 0 0 Arbitração Centralizada

- Um único dispositivo de hardware controlando acesso ao barramento
  - Controladora do barramento
  - Arbitro
- Podem ser tanto parte da CPU como estar separado

## O O O Arbitração Distribuída

- Cada módulo pode pedir o barramento
- o Controle lógico em todos os módulos

## 000 Temporização (Timing)

- o Coordenação de eventos no barramento
- o Síncrona
  - Eventos determinados pelos sinais do relógio
  - o Barramento de Controle inclui linha do relógio
  - Todos os dispositivos podem ler a linha do relógio
  - Usualmente um único ciclo por evento

# o o o O Diagrama de Temporização Síncrona

| Clock            |  |
|------------------|--|
| Start            |  |
| Read             |  |
| Address<br>Lines |  |
| Data<br>Lines    |  |
| Acknowledge      |  |
| GIOGIO O, GIAV   |  |

## o o o O Diagrama de Temporização Assíncrona



Gisele S. Craveiro EACH - USP

OCD - Organização de Computadores Digitais - 2006

## 0 0 0 Barramento PCI

- o Componente de Interconexão de Periférico
- o Intel liberou para domínio público
- o 32 ou 64 bits
- o 50 linhas

# o o o la Linhas de Barramento PCI Bus (obrigatórias)

- Linhas de Sistema
  - Incluindo clock e reset
- Endereço & Dados
  - o 32 time mux lines para endereço e dados
  - Linhas de interrupção & válido
- Interface Control
- arbitração
  - Não compartilhada
  - Conexão direta para o árbitro do barramento PCI
- Linhas de erro

# Linhas de Barramento PCI Bus (opcionais)

- Linhas de interrupção
  - Não compartilhadas
- Suporte a cache
- Extensão de barramento de 64-bit
  - 32 linhas adicionais
  - Multiplexação de tempo
  - 2 linhas que possibilita que os dispositivos concordem em usar transferência 64-bit
- JTAG/Boundary Scan
- Gisele S. Craveiro EACH USP procedimentos de teste

### O O O Comandos PCI

- o Transação entre quem inicia (master) e o destino
- Master pede o barramento
- o Determina o tipo de transação
  - o ex. I/O leitura/escrita
- o Fase de endereço
- Uma ou mais fases de dados

0 0 0

### Diagrama de Temporização de

Leitura PCI



#### 000 Arbitração do Barramento PCI



## 0 0 0 Leituras Adicionais

- o www.pcguide.com/ref/mbsys/buses/
- o www.pcguide.com/